LTspiceによる評価回路
NJM2115のSpiceモデルは、JRC謹製をダウンロートして使っている。
非反転入力側にバイアスを流さなくても(抵抗を介して接地しなくても)、シミュレーションでは出力にオフセットがほとんど出ない(数mVレベル)。
シミュレーション結果を以下に示す。
周波数特性
出力0.2Vpp時の歪率
出力2.0Vpp時の歪率
最終的な回路図
※PNPトランジスタの向きが変でした…訂正済み
ポタアンだから、色々凝ると土地を使って大変になってしまう。
しょせんポタアンだし(笑)
抵抗は一般的な値だから手持ちにあった。FETとTrも転がっていた。
FETとTrの選別から始めよう!
※この回路、実は色々と問題を抱えてることが分かり、もし作るならこちらを抵抗分圧で作ってみてください。
ポチっと押していただくと、僕のランキングが上がって創作意欲が湧いてくるんです(笑)
ご協力をお願いします m(_ _)m
☆にほんブログ村 電子工作
☆にほんブログ村 オーディオ
0 件のコメント:
コメントを投稿
記事の間違い指摘や質問等あればお気軽に。
また、本記事を参考にする場合は自己責任にて。